Sample Rate Clock unterbrechen?

Fragen und Antworten, Beispiele

Moderator: herw

Antworten
Benutzeravatar
toxonic
synth professor
Beiträge: 322
Registriert: 2. Januar 2007, 20:46
Wohnort: Stuttgart
Kontaktdaten:

Sample Rate Clock unterbrechen?

Beitrag von toxonic »

mal ne core-anfänger-frage:
kann man die werteübertragung von einem sample rate clock bus mit irgendeinem modul unterbrechen?
bevor es zu verwirrungen kommt:
ich speise ein modul mit der sr.c. und will auf ein gate event hin, diese verbindung unterbrechen - geht das?
krümelmonster
synthesist
Beiträge: 90
Registriert: 6. März 2010, 18:18

Beitrag von krümelmonster »

Ja, das geht.
Prinzipiell sogar sehr einfach. Allerdings gibt es - wie immer - ein paar Tücken:
1. Wie wird das Ganze initialisiert ?
2. Wie wird es terminiert ?
3. und am tückischsten: Ist das Gate-Event GLEICHZEITIG mit dem SR.C-Impuls ? Ja oder nein ? Muß es vielleicht synchronisiert werden ?
Hier das (unsynchronisierte) Prinzip - sollte im Normalfall reichen.
0 und 1 können - bei Korrektur des Compare-Moduls - selbstverständlich vertauscht werden. Auch ein Event-Merger vor dem Ausgang ergibt Sinn.
Viele Grüße, Gerald.
SR.C-Unterbrechung.zip
Du hast keine ausreichende Berechtigung, um die Dateianhänge dieses Beitrags anzusehen.
Benutzeravatar
toxonic
synth professor
Beiträge: 322
Registriert: 2. Januar 2007, 20:46
Wohnort: Stuttgart
Kontaktdaten:

Beitrag von toxonic »

korrekt, werde ich mir gleich mal anschauen...
muchas gracias :D
Antworten